Systèmes Embarqués 1 : Travail écrit no 1./

Nom:

Prénom:

Classe : T-2/I-2 Date: 20.11.2013

Problème nº 1 (Programmation en assembleur)

Codez en langage assembleur ARM l'algorithme ci-dessous (version droite ou gauche). Le code contiendra toutes les directives permettant un assemblage et un linkage correcte du module et de sa fonction

```
char string[20];
uint32_t val = 0123456;
void o2a() {
    char* c = &string[19];
           *c-- = (val % 8) + '0':
           val /= 8;
    } while (val != 0);
    char* s = string;
           *s++ = *++c;
    } while (c < &string[19]);</pre>
  en assembleur
```

```
char string[20];
uint32_t val = 123456;
void o2a() {
    int i = 19;
    do {
           string[i--] = (val % 8) + '0';
           val /= 8;
    ) while (val != 0);
    int j = 0;
    do {
          string[j++] = string[++i];
    } while (i < 19);</pre>
    string[j] = 0;
}
--- en assembleur -----
```

oopl: mor 12, 10, 151 #3 mov 12, 12, 15 #4 bre loop1 V

> (val % 8) +0 shel re ra #0x7

bl+ 100p7

(3 [(2 |#1) V [Gac/11.2014] T-2/I-

mal (3)



# Ecole d'ingénieurs et d'architectes de Fribourg Hochschule für Technik und Architektur Freiburg

### Systèmes Embarqués 1 : Travail écrit no 1.

J

### Problème nº 2 (Mode d'adressage)

a) Donnez les 2 instructions assembleur permettant de stocker le contenu des registres R3, R4, R5, R8 et R9 dans la structure « regs » ci-dessous

struct Regs {uint32 t r3, r4, r5, r8, r9} regs;



b) Donnez l'instruction assembleur permettant de restaurer l'état de la pile et retourner au programme appelant, sachant que les registres suivants ont été stockés sur la pile, soit : r4, r5 et lr (les instructions push et pop ne peuvent pas être utilisées) et selon les conventions utilisées durant les TPs.

015

c) Pour le code assembleur et la représentation de la mémoire (Big-Endian / 8-bits) et l'état des registres du processeur ci-dessous, donnez le résultat des opérations (état des registres, état de la mémoire):

| <b>Mémoire</b><br>(big-endian / 8 bits) |               | (après) |  |
|-----------------------------------------|---------------|---------|--|
| 0xb0002100                              | 0x34          | 0x01    |  |
| 0xb0002101                              | 0xf5          | OXOO V  |  |
| 0xb0002102                              | 0x89          |         |  |
| 0xb0002103                              | 0xc9          |         |  |
| 0xb0002104                              | 0x25          |         |  |
| 0xb0002105                              | 0x94          |         |  |
| 0xb0002106                              | 0 <b>xa</b> 5 |         |  |
| <sup>3</sup> 0xb0002107                 | 0xc2          |         |  |
| 0xb0002108                              | 0xba          |         |  |
| 0xb0002109                              | 0x53          |         |  |
| 0xb000210a                              | 0x41          |         |  |
| 0xb000210b                              | 0x87          |         |  |

|     | Registres<br>(avant) | Registres<br>(après)                               |
|-----|----------------------|----------------------------------------------------|
| RO  | 0x0000'0100          | 0                                                  |
| R1  | 0x0038'3004          |                                                    |
| R2  | 0x0000'000c          | 0x0000'000                                         |
| R3  | 0x0000'12f8          | OXECCITEC?                                         |
| R4  | 0x0000′0006          | <del>( ( ( ( ) ) ) ( ) ( ( ) ( ) ( ) ( ) ( )</del> |
| R5  | 0xb000'2106          | 0xb00012100                                        |
| R6  | 0xb000'2107          | 0xb000'2100                                        |
| R7  | 0xa000′5101          |                                                    |
| R8  | 0xa000'3008          |                                                    |
| R9  | 0x0302'0100          |                                                    |
| R10 | 0x0403'0200          |                                                    |
| R11 | 0x0504'0300          |                                                    |
| R12 | 0xa000'2008          |                                                    |
| SP  | 0xa000′5110          |                                                    |
|     |                      |                                                    |

| kegistres                                                |                    |
|----------------------------------------------------------|--------------------|
| (après)                                                  |                    |
| 0x0000'0008<br>0xffff'ffc2<br>0x5000'2100<br>0x5000'210a | te reste ne change |
| i l                                                      |                    |

1. sub

2 strh r0, [r5, -r4]!

8 C= N24



3. ldrsb r3, [r6],#0x3



16= 0x6000,510a



## Ecole d'ingénieurs et d'architectes de Fribourg Hochschule für Technik und Architektur Freiburg

### Systèmes Embarqués 1 : Travail écrit no 1.

64 32

Problème nº 3 (traitement numérique des nombres)

a) Prévoyez l'état des flags Z, C, N et V ainsi que le résultat contenu dans le registre R2 (en décimal) suite à l'exécution des instructions assembleur suivantes :

Remarque : toutes les opérations sont faites avec des <u>registres de 8 bits</u> au lieu de 32 bits

Z= 
$$O$$
 C=  $O$  N=1 V=1 R2(non signé)=  $A28$  R2 (signé) =  $-428$ 

cmp r2, #0xfe 
$$\sim$$
 C=  $\sim$  N=0 V=  $\sim$  R2(non signé)=  $\sim$  ZTY R2(signé) =  $\sim$  Z

3. mov r2, #-5

subs r2, #112

Z=  $\bigcirc$  C= $\bigwedge$  N= $\bigwedge$  V= $\bigcap$  R2(non signé)=  $\bigwedge$  R2(signé) =  $\bigwedge$   $\bigwedge$  R2(signé) =  $\bigwedge$  R2(signé) =  $\bigwedge$   $\bigwedge$  R2(signé) =  $\bigwedge$  R2(signé)

b) Représentez en hexadécimal sur 32 bits (simple précision) la valeur réelle ci-dessous et donnez le développement (pour rappel : exposant est codé sur 8 bits avec un biais de 127)

M= 1100000000000001011001.

resultat: 0x COOZ COOO

c) Citez les fanions (flags) utilisés pour tester les conditions des nombres signés et non-signés et indiquez l'équation logique sur les fanions pour les opérations « eq » et « hi ».

non-signés: cet & V

hi -> == 0] -> c. = /

# Systèmes Embarqués 1 : Travail écrit no 1.

Problème nº 4 (architecture générale)

a) Décrivez à l'aide d'une figure l'architecture générale des systèmes à microprocesseurs et citez les 3 composantes de l'unité centrale.



Unité centrale comprend

b) Citez les 2 architectures fondamentales des microprocesseurs SISD selon la classification de Flynn et

Von Neumann:





c) Pour une organisation de la mémoire en « Big-Endian », représentez (en hexadécimal pour les entiers et en caractère ascii pour les strings) dans le tableau ci-dessous les variables suivantes

Adresse:

variable: taille/type:

valeur:

0xb003210a

.asciz

code: 0xb0032103

.byte 8

-410 -> 0100 -> 1011+1 1100 -> 0xc 51310 -> '00 1 do 000'0001

0xb0032108

crc:

text:

.short 46

0xb0032104 0xb0032100 val: parity:

|            | 7         | <u> </u>    |
|------------|-----------|-------------|
| 0xb0032100 | 0x04      |             |
| 0xb0032101 | 0405      | $V_{\perp}$ |
| 0xb0032102 |           |             |
| 0xb0032103 | OXOC      |             |
| 0xb0032104 | 0400      |             |
| 0xb0032105 | 0408      |             |
| 0xb0032106 | 0x72      |             |
| 0xb0032107 | 0×32      |             |
| 0xb0032108 | 0x02      | ,           |
| 0xb0032109 | 0x01      |             |
| 0xb003210a | 151       |             |
| 0xb003210b | `o'       |             |
| 0xb003210c | 'M'       |             |
| 0xb003210d | `E'       | /           |
| 0xb003210e | <u>ø'</u> | <u> </u>    |
|            |           |             |

# Systèmes Embarqués 1 : Travail écrit no 1.

Problème nº 5 (architecture interne)

a) Citez ou dessinez les composants principaux de la structure interne des processeurs ARM9
-adress régister (et a incrementer)

-bank register

- ALU (avec MAC et Barrel Shifter)

- IR (Decode Stage et Instruction Decoder

- READ/Write Data register

b) Décrivez succintement la fonction/l'usage des différents registres du mode d'opérations « Supervisor »

Décrivez le principe de fonctionnement du processeur RISC i.MX27 (ARM9) le distinguant des µPs CISC

Decode

d) Décrivez succinctement le principe de pipelining (problématique, solution, résultat)

Problème:-si opt a une erreur de décode, doit att pour re-fetch -le bruit sur le bers